Detalhes do Documento

Gate-bias stress in amorphous oxide semiconductors thin-film transistors

Autor(es): Lopes, M. E. cv logo 1 ; Gomes, Henrique L. cv logo 2 ; Medeiros, M. C. R. cv logo 3 ; Barquinha, P. cv logo 4 ; Pereira, L. M. C. cv logo 5 ; Fortunato, E. cv logo 6 ; Martins, R. cv logo 7 ; Ferreira, I. cv logo 8

Data: 2009

Identificador Persistente: http://hdl.handle.net/10400.1/3251

Origem: Sapientia - Universidade do Algarve


Descrição
A quantitative study of the dynamics of threshold-voltage shifts with time in gallium-indium zinc oxide amorphous thin-film transistors is presented using standard analysis based on the stretched exponential relaxation. For devices using thermal silicon oxide as gate dielectric, the relaxation time is 3 105 s at room temperature with activation energy of 0.68 eV. These transistors approach the stability of the amorphous silicon transistors. The threshold voltage shift is faster after water vapor exposure suggesting that the origin of this instability is charge trapping at residual-water-related trap sites.
Tipo de Documento Artigo
Idioma Inglês
delicious logo  facebook logo  linkedin logo  twitter logo 
degois logo
mendeley logo

Documentos Relacionados



    Financiadores do RCAAP

Fundação para a Ciência e a Tecnologia Universidade do Minho   Governo Português Ministério da Educação e Ciência Programa Operacional da Sociedade do Conhecimento União Europeia