Encontrado 1 documento, a visualizar página 1 de 1

Ordenado por Data

Power-and-area efficient 14-bit 1.5 MSample/s two-stage algorithmic ADC based o...

Goes, J.; Esperança, B.; Tavares, R.; Galhardo, A.; Paulino, N.; Silva, M. Madeiros

IEEE International Symposium on Circuits and Systems, pp. 220 – 223, Seattle, EUA ; This paper presents a 14-bit 1.5 MSample/s two-stage algorithmic ADC with a power-and-area efficiency better than 0.5 pJmm2 per conversion. This competes with the most efficient architectures available today namely, ΣΔ and self-calibrated pipeline. The 2 stages of the ADC are based on a new 1.5-bit mismatch-insensitive MDAC and...

Data: 2008   |   Origem: Repositório Institucional da UNL

1 Resultados

Texto Pesquisado

Refinar resultados

Autor







Data


Tipo de Documento


Recurso






    Financiadores do RCAAP

Fundação para a Ciência e a Tecnologia Universidade do Minho   Governo Português Ministério da Educação e Ciência Programa Operacional da Sociedade do Conhecimento União Europeia