Detalhes do Documento

Design and Characterization of a 20 Gbit/s Clock Recovery Circuit

Autor(es): P. Monteiro cv logo 1 ; J. N. Matos cv logo 2 ; A. Gameiro cv logo 3 ; P. A. Matos cv logo 4 ; J. F. da Rocha cv logo 5

Data: 2011

Origem: Electrónica e Telecomunicações

Assunto(s): clock recovery circuit; bandpass filter; sistema de transmissão; fibra óptica; relógio


Descrição
In this communication we report the design of a clock recovery circuit produced for the 20 Gbit/s demonstrator of the RACE 2011 project "TRAVEL" of the European Community. The clock recovery circuit is based on an open loop structure using a dielectric resonator narrow bandpass filter with high Q.A detailed electrical characterization of the circuit and alsoits sensitivity to temperature and detuning variations arepresented. The experimental results show that the circuit is avery attractive solution for the forthcoming STM-128 opticallinks. Neste artigo é descrito o projecto e a implementação de uma unidade de recuperação de relógio, para um sistema de transmissão por fibra óptica a 20 Gbit/s.Esta unidade está inserida no demonstrador do projecto"TRAVEL", RACE 2011. A unidade de recuperação de relógio tem uma estrutura em malha aberta baseando-se num filtro de elevado Q com ressonador dieléctrico.Apresenta-se a caracterizaqão eléctrica desta unidade e asua sensibilidade à dessintonia. Os resultados experimentaismostram que este tipo unidade é um solução bastante atractiva para os sistemas ópticos a muito alto ritmo de transmissão englobados na futura norma STM-128.
Tipo de Documento Artigo
Idioma Português
Editor(es) ;
delicious logo  facebook logo  linkedin logo  twitter logo 
degois logo
mendeley logo


    Financiadores do RCAAP

Fundação para a Ciência e a Tecnologia Universidade do Minho   Governo Português Ministério da Educação e Ciência Programa Operacional da Sociedade do Conhecimento União Europeia